Jumat, 16 Juni 2023

LA 1

 

Laporan Akhir 1




1. Jurnal
 [Kembali]






2. Alat dan Bahan [Kembali]
        Alat dan Bahan (Modul De Lorenzo)
        1. Jumper

Gambar 1. Jumper

            2. Panel DL 2203D 
            3. Panel DL 2203C 
            4. Panel DL 2203S
        
        Alat dan Bahan (Proteus)
        A) IC NAND 7400


        B) IC XOR 4030

Spesifikasi:
  • Logic IC Type: XOR GATE
  • Sub Category: Gates
  • Load Capacitance (CL): 15.0  pF
  • Number of Terminals: 14
  • Operating Temperature-Min: -40.0  Cel
  • Operating Temperature-Max: 85.0  Cel
  • Package Body Material: PLASTIC/EPOXY
  • Package Code: DIP
  • Power Supplies (V): 3/15
  • Prop. Delay@Nom-Sup: 300.0  ns
  • Schmitt Trigger: NO
  • Technology: CMOS
  • Temperature Grade: INDUSTRIAL
  • CLASS: CMOS / CLEAR
        B)  IC XNOR 4077







        C) IC 4071 OR
Spesifikasi :
  • Pin 7 is the negative supply
  • Pin 14 is the positive supply
  • Pins 1&2, 5&6, 8&9, 12&13 are gate inputs
  • Pins 3, 4, 10, 11 are gate outputs

        D)  Logicprobe atau LED

        E) Power DC



        F)  Switch (SW-SPDT)



3. Rangkaian Simulasi [Kembali]




4. Prinsip Kerja Rangkaian [Kembali]
Pada percobaan tersebut rangkaian disusun seperti modul, dimana  urutan output dari rangkaian tersebut  ialah, SISO, SIPO,PISO dan PIPO tetapi pada pengaplikasian proteus rangkaian dilakukan pada kondisi berkebalikan karena pada modul semua komponen terdeteksi menggunakan bar(-) yang berarti situasi yang digunakan akan berkebalikan 

 

 5. Video Rangkaian [Kembali]







6. Analisa [Kembali]
    Percobaan 1

1. Analisa Output yang dihasilkan tiap-tiap kondisi!

Jawab :

Pada kondisi 1 terdapat switch B3-B6 diberi logika 0, B0 dan B2 diberi logika 1, 


Pada kondisi 2 terdapat switch B3-B6 diberi logika 0, B0 diberi logika 1 , B2 = ↓ yang berarti fall time dimana kondisinya dari 1 ke 0 dan B1 = X yang mana digunakan untuk menguji rangkaian pada D'Lorenzo. atur switch sesuai kondisi lalu dapat dilihat bahwa input yang masuk secara satu persatu atau mengalami pergeseran sedangkan outputnya  keluar secara serentak. Dapat disimpulkan bahwa pada kondisi ini terjadi shift register SIPO.


Pada kondisi 3 dimana switch B3-B6 = X yang mana digunakan untuk menguji rangkaian pada D'Lorenzo, B1 diberi logika 0 , B0 dan B2 diberi logika 1. Ketika semua switch sudah diatur sesuai kondisi maka dapat dilihat bahwa input yang masuk pada rangkaian D'Lorenzo ini masuk secara bersamaan atau serentak sedangkan outputnya  keluar secara satu persatu atau mengalami pergeseran. 


Pada kondisi  4  dimana switch B3-B6 = X yang mana digunakan untuk menguji rangkaian pada D'Lorenzo, B0 diberi logika 1 , B1 dan B2 diberi logika 0. Ketika semua switch sudah diatur sesuai kondisi maka dapat dilihat bahwa input yang masuk pada rangkaian D'Lorenzo ini masuk secara bersamaan atau serentak sedangkan outputnya juga keluar secara bersamaan atau serentak. D

2. Jika gerbang AND pada rangkaian dihapus, sumber clock dihubungkan langsung ke Flip-Flop, bandingkan output yang didapatkan.
Jawab: 
Jika gerbang AND dihilangkan dan sumber clock dihubungkan langsung ke Flip Flop, maka output yang dihasilkan tidak akan mengalami pergeseran. 
 
        
7. Link Download [Kembali]
Download HTMLklik disini
➤Download Simulasi Rangkaianklik disini
➤Download Video Praktikumklik disini
Download Datasheet AND 4073klik disini
Download Datasheet OR 4071klik disini
Download Datasheet XOR 4030klik disini
Download Datasheet LEDklik disini
          Download Datasheet 74ls11klik disini    
          Download Datasheet Switchklik disini 
Download datasheet Resistorklik disini
Download datasheet Switchklik disini 

Tidak ada komentar:

Posting Komentar

ELEKTRONIKA

Latihan Soal Tugas 1

SOAL 1. Pada Dioda apa tujuan permukaan konduksi yang terhubung ke-p memiliki ukuran kecil?     a. Untuk mengurangi jumlah foton      b. Un...